Tenga en cuenta que esta publicación está etiquetada como un rumor.

AMD EPYC”Venice”Zen6 rumores

Han surgido algunos rumores muy tempranos sobre el primer diseño Zen6 de AMD.

Tom de Moore’s Law is Dead compartió alguna información inicial que tiene sobre la futura implementación EPYC de la arquitectura Zen6. Se debe tener en cuenta que no está claro si AMD seguirá usando el nombre Zen para su futura arquitectura, pero el filtrador afirma que esta información se verificó dos veces y debería seguir siendo válida por ahora. Esto, por supuesto, no descarta la posibilidad de que AMD cambie sus hojas de ruta en el futuro.

AMD acaba de lanzar su actualización EPYC de tercera generación con 3D V-Cache, mientras que la serie EPYC con arquitectura Zen6 supuestamente con nombre en código “Venecia” llegaría 3 generaciones después. Por lo tanto, es seguro asumir que Venice es un producto de 2024 en el mejor de los casos.

Según el video, EPYC Venice presentaría cachés L2/L3 completamente rediseñadas y dependería en gran medida de las implementaciones de HBM. En esa etapa, AMD probablemente utilizará la tecnología de apilamiento de matrices 3D, por lo que es posible que veamos algunas combinaciones interesantes de grandes cachés L3 y memoria HBM trabajando juntas.

En términos de especificaciones, no hay mucho conocido, por lo tanto, Zen6 podría estar usando un zócalo más nuevo y admitir variantes de memoria DDR5 incluso más rápidas que Turin. Lo que está claro es que la serie EPYC 7006 debería contar con más de 200 núcleos, lo que ya se rumoreaba para EPYC basado en Zen5.

RUMORED AMD EPYC Processor Series SpecificationsVideoCardz7003″Milan”
7003″Milan-X”(*)7004 “Génova”7004 “Bérgamo”7005 “Turín”7006 “Venecia”Lanzamiento2021202220222023/20242024/2025Arquitectura7nm Zen35nm Zen45nm Zen4cZen5Zen6SocketSP3 (LGA4094)SP5 ( LGA-6096)SP5 (LGA-6096)SP5 (LGA-6096)TBCMódulos/Chiplets8xCCD + 1xIOD12xCCD + 1xIOD12xCCD + 1xIODTBCTBCNúcleos máx.

64C/128T

96C/192T

128C/256T

256C/512T

256C+/512T

Reloj máx.TBCTBCTBCTBCCaché L2 por núcleo0,5 MB1 MBTBCTBCTBCCaché L3 por CCX32 MB/96 MB (*)32 MBTBCTBCTBCCanales de memoria

8 canales

12 canales

12 canales

12 canales

TBCSoporte de memoria

DDR4-3200

DDR5-5200

DDR5-5200

DDR5-6000

TBCCarriles PCIe

128x Gen4

128x Gen5

TBCTBCTBCMax cTDPTBCTBC

Fuente:

El siguiente video tiene marca de tiempo

[La ley de Moore está muerta] Fuga de AMD EPYC Venice ZEN 6, Lovelace Power Segments, AMD ZEN 4, lanzamiento de Intel ARC | April Loose Ends (3.929 visitas)

Categories: IT Info