Harap dicatat bahwa posting ini ditandai sebagai rumor.

Rumor AMD EPYC “Venice” Zen6

Beberapa rumor awal tentang desain Zen6 pertama AMD telah muncul.

Tom dari Moore’s Law sudah Mati berbagi beberapa informasi awal yang dia miliki tentang implementasi EPYC arsitektur Zen6 di masa mendatang. Perlu dicatat bahwa tidak jelas apakah AMD akan tetap menggunakan penamaan Zen untuk arsitektur masa depannya, tetapi pembocor mengklaim bahwa informasi ini telah diperiksa ulang dan harus tetap valid untuk saat ini. Hal ini tentu saja tidak menutup kemungkinan AMD mengubah roadmap mereka di masa depan.

AMD baru saja merilis pembaruan EPYC Generasi ke-3 dengan 3D V-Cache, sedangkan seri EPYC yang menampilkan arsitektur Zen6 konon diberi nama kode”Venesia”akan tiba 3 generasi kemudian. Oleh karena itu, dapat diasumsikan bahwa Venesia adalah produk terbaik tahun 2024.

Menurut video, EPYC Venice akan menampilkan cache L2/L3 yang didesain ulang sepenuhnya dan akan sangat bergantung pada implementasi HBM. Pada tahap itu, AMD mungkin akan menggunakan teknologi 3D die stacking, jadi kita mungkin melihat beberapa kombinasi menarik dari cache L3 besar dan memori HBM yang bekerja bersama satu sama lain.

Dalam hal spesifikasi, tidak banyak yang bisa dilakukan. diketahui, oleh karena itu Zen6 mungkin menggunakan soket yang lebih baru dan mendukung varian memori DDR5 yang lebih cepat daripada Turin. Yang jelas adalah bahwa seri EPYC 7006 harus memiliki lebih dari 200 core, yang telah dikabarkan untuk EPYC berbasis Zen5.

RUMORED AMD EPYC Processor Series SpesifikasiVideoCardz7003 “Milan”
7003 “Milan-X” (*)7004 “Genoa”7004 “Bergamo”7005 “Turin”7006 “Venice”Peluncuran2021202220222023/20242024/2025Arsitektur7nm Zen35nm Zen45nm Zen4cZen5Zen6SocketSP3 (LGA4094)SP5 ( LGA-6096)SP5 (LGA-6096)SP5 (LGA-6096)TBCModul/Chiplets8xCCD + 1xIOD12xCCD + 1xIOD12xCCD + 1xIODTBCTBCMax Cores

64C/128T

96C/192T

128C/256T

256C/512T

256C+/512T

Jam MaksTBCTBCTBCTBCL2 Cache Per Core0,5 MB1 MBTBCTBCTBCL3 Cache Per CCX32 MB/96 MB (*)32 MBTBCTBCTBCSaluran Memori

8-channel

12-channel

12-channel

12-channel

TBCDukungan Memori

DDR4-3200

DDR5-5200

DDR5-5200

DDR5-6000

TBCJalur PCIe

128x Gen4

128x Gen5

TBCTBCTBCCTDPTBC Maks.TBC

Sumber:

Video berikut diberi stempel waktu

[Hukum Moore Sudah Mati] Kebocoran AMD EPYC Venice ZEN 6, Segmen Daya Lovelace, AMD ZEN 4, Peluncuran Intel ARC | April Longgar Berakhir (3.929 tampilan)

Categories: IT Info