Le specifiche complete di AMD EPYC 9004 Genoa-Le CPU X e Bergamo con gli ultimi core Zen 4 V-Cache e Zen 4C sono trapelate da YuuKi_AnS. Il leaker in precedenza condivideva le specifiche per le parti standard di Zen 4 e ora possiamo vedere cosa offrirebbero le famiglie specializzate di Zen 4.
Le specifiche e le SKU della famiglia di CPU AMD EPYC 9004 Leak Out, EPYC Genoa-X Con Zen 4 3D V-Cache e Bergamo con Zen 4C Cores
La gamma AMD Zen 4 sarà suddivisa in tre famiglie, lo standard Zen 4 per EPYC Genova, il Compute Density-Optimized Zen 4C per EPYC Bergamo e la V-Cache Zen 4 ottimizzata per la cache all’interno della serie EPYC Genoa-X. Inoltre, la formazione presenterà un’offerta di server entry-level ottimizzata in termini di costi nota come EPYC Siena che presenterà gli stessi core Zen 4 ma su una piattaforma completamente nuova nota come SP6 che si concentrerà ancora una volta sull’ottimizzazione del TCO rispetto a SP5. La formazione sarà marchiata sotto la famiglia EPYC 8004.
Per quanto riguarda la fuga di notizie, YuuKi_AnS è stato il primo a far trapelare le specifiche dell’intera gamma EPYC 9004 Genova di AMD e ora ha fatto trapelare l’EPYC Bergamo con tecnologia Zen 4C e Anche i chip EPYC Genoa-X basati su V-Cache Zen 4. A partire dalle parti EPYC Bergamo, il leaker ha elencato due chip, l’EPYC 9734 e l’EPYC 9754. I chip offrono rispettivamente 112/224 e 128/256 core ed entrambi hanno un totale di 256 MB di cache (L3). Le velocità di clock della CPU sono valutate tra 2,0 e 2,15 GHz, mentre i TDP sono stati valutati a 340 W per la 112 Core e 360 W per la SKU a 128 core. Ogni CPU sarà dotata di 12 CCD Zen 4C e ogni CCD conterrà 16 core. Le CPU sono dotate di 256 MB di cache o 32 MB di cache L3 per CCD.
Passando alle SKU AMD EPYC Genoa-X, il leaker ha elencato quattro modelli di CPU. Partendo dall’alto, abbiamo l’EPYC 9684X che presenta 96 core e 192 thread con un TDP di 400 W, un EPYC 9384X con 32 core e 64 thread da 320 W, l’EPYC 9284X con 24 core e 48 thread anche da 320 W e infine, abbiamo l’EPYC 9148X con 16 core e 32 thread, anch’esso valutato a 320W.
Le configurazioni della cache L3 per queste quattro varianti saranno 1152 MB per il 96 core, 384 MB per il 32 core, 256 MB per le varianti a 24 core e 192 MB per le varianti a 16 core. I dati sulla velocità di clock non sono disponibili per le parti Genoa-X, ma il leaker ha elencato il posizionamento del prodotto per ciascuna SKU, il che ci rende più facile comprendere il mercato principale di ciascun chip.
Perdita della famiglia di CPU AMD EPYC Genoa-X”Zen 4 3D V-Cache”e Bergamo”Zen 4C”(Crediti: YuuKi_AnS):
CPU AMD EPYC Bergamo-4nm Zen 4 e versioni successive 128 core
I chip EPYC Bergamo saranno caratterizzati da un massimo di 128 core e punteranno ai chip Xeon basati su HBM insieme ai prodotti server di Apple e Google con un numero di core più elevato (architettura ARM). Sia Genova che Bergamo utilizzeranno lo stesso socket SP5 e la differenza principale è che Genova è ottimizzata per clock più elevati mentre Bergamo è ottimizzata per carichi di lavoro a throughput più elevato.
CPU AMD EPYC Genoa-X-Zen 4 a 5 nm e Fino a 1.152 GB di cache L3
Si prevede che le CPU Genoa-X entreranno in produzione entro la fine del terzo trimestre/inizio del primo trimestre del 2023 e verranno lanciate intorno alla metà del 2023. Saranno caratterizzate da una metodologia di progettazione simile a quella del Milan-I chip X con 3D V-Cache come”Large L3″sono una caratteristica evidenziata della formazione. Mentre Milan-X offre fino a 768 MB di cache L3, le CPU Genoa-X presenteranno oltre 1 GB di cache L3 mentre oscilleranno gli stessi 96 core basati sul design Zen 4. Quindi, in totale, SP5 finirà con tre famiglie EPYC.
La gamma Zen 4 standard includerà fino a 12 CCD, 96 core e 192 thread. Ogni CCD verrà fornito con 32 MB di cache L3 e 1 MB di cache L2 per core. Le CPU EPYC 9004 includeranno le ultime istruzioni come BFLOAT16, VNNU, AVX-512 (256b data-path), memoria indirizzabile di 57b/52b e un IOD aggiornato con un’architettura interna AMD Gen3 Infinity Fabric con maggiore larghezza di banda (die-to-die interconnect).
La piattaforma supporterà 12 canali DDR5 con supporto DIMM fino a 4800 Mbps e includerà opzioni per 2,4,6,8,10,12 interleaving. Sia RDIMM che 3DS RDIMM saranno supportati con 2 DIMM per canale fino a 6 TB/capacità per socket (utilizzando 256 GB di RDIMM 3DS). Ci saranno 160 corsie gen 5 disponibili sulla piattaforma 2P, 12 corsie PCIe Gen 3 (8 corsie su 1P), 32 corsie SATA, 64 corsie IO che supportano CXL 1.1+ con biforcazioni fino a x4 e SDCI (Smart Data Cache Injection).
La linea di CPU per server EPYC 9000″Genoa”di AMD offrirà un enorme miglioramento delle prestazioni. Abbiamo già visto una configurazione parziale a 128 core/256 thread che ha sconfitto tutti i chip per server dell’attuale generazione, quindi una configurazione dual-socket a 192 core e 384 thread distruggerà sicuramente alcuni record mondiali. La gamma di CPU AMD EPYC 9000 Genoa dovrebbe entrare nei server nei prossimi mesi.