Architektura AMD RDNA3 „przekracza 3 GHz”
Otrzymaliśmy zdjęcie przedstawiające schemat blokowy nowego GPU Navi 31.
GPU AMD Navi 31 to układ chipletowy z jednym GCD (Graphics Compute Die) i sześcioma pamięciami Cache Dies (MCD). Zewnętrzne matryce zawierają dwa 32-bitowe kontrolery pamięci, w połączeniu z dużą pamięcią podręczną L3. Te mniej krytyczne kontrolery pamięci i pamięci podręcznej zostały umieszczone na tańszym węźle TSMC 6 nm, podczas gdy główna karta graficzna korzysta z węzła TSMC 5 nm.
AMD do tej pory potwierdziło, że pełna karta graficzna Navi 31 ma 96 MB pamięci podręcznej L3 (aka Infinity Cache), ale firma nie potwierdziła jeszcze pamięci podręcznych L0, L1 i L2. Są one wymienione na nowym slajdzie:
L0 – 3MB – 240% wzrost L1 – 3MB – 300% wzrost L2 – 6MB – 50% wzrost L3 (Infinity Cache) – 96MB (32MB mniejsze niż Navi 21)
Schemat przedstawia układ sześciu procesorów cieniowania AMD Navi 31, każdy z 8 podwójnymi jednostkami obliczeniowymi. AMD podwoiło przepustowość obliczeniową, dodając do swojego projektu karty SIMD z dwoma wydaniami, ale liczba rdzeni nie została podwojona. Właśnie dlatego liczba procesorów strumieniowych wynosi 6144, ale efektywna wydajność obliczeniowa pojedynczej precyzji wzrosła do 61 TFLOPS.
Slajd wspomina również, że architektura RDNA3 ma przekraczać 3 GHz. Może to potwierdzić doniesienia, że architektura została zaprojektowana do skalowania do 3,0 GHz, chociaż rzeczywisty projekt referencyjny nie przekracza 2,5 GHz.
Seria AMD Radeon RX 7900 zostanie wprowadzona na rynek 13 grudnia. Nie jesteśmy pewni, czy istnieje osobne embargo na szczegóły architektury RDNA3, ale widać, że jest więcej slajdów, które mogą ujrzeć światło wcześniej.
Podziękowania dla pana Blondynka za zdjęcie!
p>