Sinopse esta semana revelou sua solução HBM3 que permite aos desenvolvedores de system-on-chips (SoCs) adicionar suporte para memória HBM3 de próxima geração a designs 2.5D implementados usando um 5nm processo de fabricação. O pacote IP suporta chips de memória HBM3 com capacidade de até 64 GB, taxa de transferência de dados de até 7200 MT/s e largura de banda de até 921 GB/s.

Os principais fabricantes de memória Micron, Samsung e SK Hynix endossaram a primeira solução HBM3 completa da indústria da Synopsys e disseram que estavam comprometidos em produzir a memória HBM3. A solução HBM3 da Synopsys inclui um controlador DesignWare HBM3, interface física (PHY), IP de verificação e compilador 3DIC.

Um controlador Synopsys HBM3 suporta até 32 pseudo canais (ou seja, 16 canais físicos de 64 bits ou uma interface de 1024 bits) com 16 a 64 bancos por pseudo canal, bem como densidade de canal de até 32 Gb. Em termos mais realistas, um controlador com PHY suporta uma pilha de memória HBM3 com vários números de camadas que tem uma capacidade de até 64 GB, bem como uma interface física de 1024 bits com até 7200 MT/s de dados taxa de transferência. Os SoCs típicos de suporte a HBM apresentam dois, quatro ou seis controladores. Portanto, a solução HBM3 da Synopsys pode habilitar largura de banda de memória de até 3,68 TB/s para SoCs equipados com quatro pilhas HBM3.

O controlador também suporta código de correção de erro (ECC), gerenciamento de atualização e paridade, portanto ele pode ser usado para aplicativos de datacenter e computação de alto desempenho (HPC) que requerem vários recursos RAS (confiabilidade, disponibilidade, escalabilidade).

A Synopsys diz que é controlador HBM3 e PHY são amplamente baseados no HBM2E IP comprovado de silício de 5 nm da empresa, o que significa riscos reduzidos. Enquanto isso, o controlador HBM3 da Synopsys usa uma interface DFI 5.0 comprovada para se conectar ao seu PHY e oferece suporte a interfaces de host AMBA 4 AXI multiportas da Arm amplamente utilizadas.

Para simplificar ainda mais a implementação e reduzir os riscos, a empresa oferece o 3DIC Compiler que apresenta uma solução completa de roteamento automático HBM3 para desenvolvimento de design rápido e robusto.

“A Synopsys continua a abordar o design e requisitos de verificação de SoCs intensivos em dados com IP de interface de memória de alta qualidade e soluções de verificação para os protocolos mais avançados como HBM3, DDR5 e LPDDR5″, disse John Koeter, vice-presidente sênior de marketing e estratégia para IP da Synopsys.”As soluções completas HBM3 IP e verificação permitem que os designers atendam aos crescentes requisitos de largura de banda, latência e energia enquanto aceleram o fechamento da verificação, tudo de um único provedor confiável.”

Categories: IT Info