A principios de este año, Intel reveló su línea Falcon Shores XPU, que es una nueva diseño de chips, utilizando núcleos x86 y Xe para cargas de trabajo de supercomputación. Hoy, en ISC 2022, Intel revela más información y configuraciones que podemos esperar de Falcon Shores.
Intel revela configuraciones XPU de Falcon Shores, mosaicos múltiples con CPU x86 y núcleos de GPU Xe
El Intel Falcon Shores XPU es un nuevo segmento de chips que se basará en la plataforma Xeon de la empresa. La arquitectura XPU no es una simple combinación de CPU y GPU, sino que tiene varias tecnologías nuevas integradas que las harán destacar del resto del segmento de chips. Las XPU pueden parecerse mucho a las APU Exascale en las que AMD ha estado trabajando durante algún tiempo y se espera que debuten en algún momento del próximo año con la solución Instinct MI300 que combinará los chiplets Zen y CDNA.
Intel presenta Puente de Rialto: Sucesor de inteligencia artificial de última generación de la GPU Ponte Vecchio Xe-HPC con hasta 160 núcleos Xe, más de 20 000 ALU, OAM 2.0, muestreo en 2023
De cara al futuro, Falcon Shores es el siguiente importante innovación de arquitectura en nuestra hoja de ruta, que reúne las arquitecturas de CPU x86 y GPU Xe en un solo socket. Esta arquitectura está prevista para 2024 y se prevé que brinde beneficios de más de 5 veces el rendimiento por vatio, 5 veces la densidad de cómputo, 5 veces la capacidad de memoria y mejoras en el ancho de banda.
Intel califica a Falcon Shores XPU como una’nueva arquitectura flexible y escalable basada en mosaicos’. Podemos ver que los mosaicos serán una parte fundamental de los chips de próxima generación de Intel, ya sean CPU, GPU o XPU. Intel ha mostrado tres configuraciones (solo con fines ilustrativos), una solución en mosaico x86 completa, una solución en mosaico de GPU Xe y una que utiliza núcleos de CPU x86 y GPU Xe.
Las tres configuraciones son interesantes en su propio sentido, pero lo que es común entre los cuatro diseños es que presentan al menos cuatro mosaicos. Ese es el mismo diseño de mosaico que la línea de CPU Intel Sapphire Rapids Xeon. Actualmente no se menciona ninguna solución con HBM, pero eso también puede venir más adelante. En cuanto a lo que aportan las XPU de Falcon Shores, algunas de las características destacadas incluyen:
Flexible x86-ti-Xe Relación de diseño de mosaico Proceso de la era Angstrom Ancho de banda extremo Memoria compartida Modelo de programación simplificado Embalaje avanzado de última generación Líder en la industria I/O
Las CPU Sapphire Rapids HBM’Xeon Scalable’de Intel con 64 GB de memoria HBM2e ofrecen un aumento de rendimiento de hasta 3 veces más que las Ice Lake Xeons
Teniendo en cuenta que Intel ha mencionado un’Nodo de proceso de la Era de Angstrom para las XPU de Falcon Shores, podemos esperar que se basen en el nodo 20A o 18A. Según la hoja de ruta, se espera que las XPU se lancen alrededor de 2024-2025. Además, compartirán un ancho de banda extremo a través de una interfaz de memoria que supuestamente estaría basada en el estándar HBM o en una solución de caché integrada. Intel también declara el uso de tecnologías de empaque avanzadas de próxima generación para diseñar las nuevas XPU, lo que significa que estos chips definitivamente serán mucho más complejos de diseñar que un chip monolítico estándar. También estamos hablando de las tecnologías EMIB y Foveros de próxima generación en acción.
Finalmente, Intel ha compartido algunos beneficios de rendimiento preliminares de su diseño Falcon Shores XPU que ofrecerá:
>5 veces más rendimiento/mejora de vatios >5 veces más densidad de cómputo en un zócalo x86 >5 veces más capacidad de memoria y ancho de banda
*Objetivos de rendimiento basados en estimaciones relativas a las plataformas actuales en febrero de 2022.
Todo Intel Falcon Shores La plataforma XPU se ajustará en torno al paquete de software oneAPI, que ofrece una solución de código abierto para la supervisión y gestión local y remota de chips de clase de centro de datos. La familia Falcon Shores aún se encuentra en una etapa temprana de desarrollo, así que espere que Intel revele más detalles durante los próximos eventos.