Intel Meteor Lake con caché L4
La patente confirma el uso de caché”Adamantine”para Meteor Lake.
Resulta que Intel ya había presentado una patente que puede explicar el uso de dicho caché. Según la patente de diciembre de 2020, la’arquitectura SoC de próxima generación’, también conocida como Meteor Lake, contará con’cachés en el paquete’. En otras palabras, el caché de Adamantine sería parte del mosaico base al que se podría acceder mediante cualquiera de los componentes básicos del SoC de próxima generación.
Meteor Lake, Fuente: Intel
Meteor Lake adoptará por completo la arquitectura híbrida que combina cinco mosaicos diferentes: CPU, SoC, GPU, E/S y mosaico base. La caché Adamantine ofrecería un tiempo de acceso mucho más rápido que cualquier caché típica como L3, que normalmente forma parte del mosaico de la CPU.
Como explica Intel, el objetivo principal de la caché L4 es mejorar la optimización del arranque y aumentar seguridad alrededor de la CPU host. Además, la memoria caché L4 preservaría la memoria caché en el reinicio, lo que mejoraría los tiempos de carga que, de lo contrario, tendrían que pasar por todos los ciclos de inicio/reinicio.
Las arquitecturas SoC de cliente de próxima generación pueden introducir grandes on-cachés de paquetes, lo que permitirá nuevos usos. El tiempo de acceso a la memoria caché L4 (por ejemplo,”Adamantine”o”ADM”) puede ser mucho menor que el tiempo de acceso a la DRAM, que se utiliza para mejorar las comunicaciones entre la CPU del host y el controlador de seguridad. Las realizaciones ayudan a proteger las innovaciones en la optimización del arranque. Se agrega valor para el silicio de gama alta con una memoria preiniciada más alta en el reinicio, lo que puede generar mayores ingresos. Tener memoria disponible en el reinicio también ayuda a anular las suposiciones de BIOS heredadas y a crear una solución de BIOS más rápida y eficiente con una etapa de firmware reducida (por ejemplo, etapa de reinicio previa a la CPU, etapa IBBL y etapa IBB) para casos de uso de dispositivos modernos como Automotive IVI (en-infoentretenimiento del vehículo, por ejemplo, encender la cámara de visión trasera en 2 segundos), robots domésticos e industriales, etc. En consecuencia, pueden estar disponibles nuevos segmentos de mercado.
La patente está adjunta a un bloque diagrama que confirma claramente que estamos viendo un Meteor Lake con 2 núcleos RWC (Redwood Cove) y 8 CMT (Crestmont). Curiosamente, también se muestra que el mosaico SOC presenta dos núcleos CMT, que ya se mencionó en las primeras filtraciones. Este diseño en particular también tendría gráficos Gen 12.7 Xe con 64 UE.
Meteor Lake, fuente: Intel
La caché Adamantine también fue mencionada por la Ley de Moore is Dead en su último video, quien afirma que el caché podría expandirse a’gigabytes’, pero se prueba actualmente con tamaños de 128 MB a 512 MB.
Oficialmente, se espera que Intel Meteor Lake se lance en la segunda mitad de 2023. Sin embargo, la compañía no confirmó qué serie de Meteor Lake se presentaría. primero.
Fuente: Patente de Intel