Intel Meteor Lake con cache L4

Il brevetto conferma l’uso della cache”Adamantine”per Meteor Lake.

A quanto pare, Intel aveva già depositato un brevetto che potrebbe spiegare l’uso di tale cache. Secondo il brevetto di dicembre 2020,”l’architettura SoC di nuova generazione”, nota anche come Meteor Lake, deve presentare”cache on-package”. In altre parole, la cache Adamantine farebbe parte del riquadro di base a cui potrebbe accedere qualsiasi elemento costitutivo del SoC di nuova generazione.

Meteor Lake, Fonte: Intel

Meteor Lake abbraccerà completamente l’architettura ibrida combinando cinque diversi riquadri: CPU, SoC, GPU, I/O e riquadro di base. La cache Adamantine offrirebbe tempi di accesso molto più rapidi rispetto a qualsiasi cache tipica come L3, che in genere fa parte del riquadro della CPU.

Come spiegato da Intel, lo scopo principale della cache L4 è migliorare l’ottimizzazione dell’avvio e aumentare sicurezza attorno alla CPU host. Inoltre, la cache L4 conserverebbe la cache al ripristino, portando a tempi di caricamento migliorati che altrimenti dovrebbero superare tutti i cicli di avvio/ripristino.

Le architetture SoC client di prossima generazione potrebbero introdurre grandi on-cache dei pacchetti, che consentiranno nuovi usi. Il tempo di accesso per la cache L4 (ad es.”Adamantine”o”ADM”) può essere molto inferiore al tempo di accesso alla DRAM, che viene utilizzato per migliorare le comunicazioni tra CPU host e controller di sicurezza. Le forme di realizzazione aiutano a proteggere le innovazioni nell’ottimizzazione dell’avvio. Viene aggiunto valore per il silicio di fascia alta con una memoria pre-inizializzata più elevata al ripristino, che potrebbe portare a un aumento delle entrate. Avere memoria disponibile al ripristino aiuta anche ad annullare i presupposti del BIOS legacy e creare una soluzione BIOS più veloce ed efficiente con una fase firmware ridotta (ad esempio, fase di ripristino pre-CPU, fase IBBL e fase IBB) per casi d’uso di dispositivi moderni come Automotive IVI (in-infotainment del veicolo, ad esempio attivazione della telecamera posteriore entro 2 secondi), robot domestici e industriali, ecc. Di conseguenza, potrebbero essere disponibili nuovi segmenti di mercato.

Il brevetto è allegato a un blocco diagramma che conferma chiaramente che stiamo guardando un Meteor Lake con 2 core RWC (Redwood Cove) e 8 CMT (Crestmont). È interessante notare che il riquadro SOC presenta anche due core CMT, come già menzionato dalle prime fughe di notizie. Questo particolare design avrebbe anche una grafica Gen 12.7 Xe con 64 EU.

Meteor Lake, Fonte: Intel

La cache Adamantine è stata menzionata anche dalla Legge di Moore is Dead nel suo ultimo video, che afferma che la cache potrebbe espandersi in”gigabyte”, ma è attualmente testato con dimensioni da 128 MB a 512 MB.

Ufficialmente, Intel Meteor Lake dovrebbe essere lanciato nella seconda metà del 2023. Tuttavia, la società non ha confermato quale serie di Meteor Lake sarebbe stata introdotta prima.

Fonte: Brevetto Intel

Categories: IT Info