De volledige specificaties van AMD’s EPYC 9004 Genua-X & Bergamo CPU’s met de nieuwste Zen 4 V-Cache & Zen 4C cores zijn gelekt door YuuKi_AnS. De leaker deelde eerder de specificaties voor de standaard Zen 4-onderdelen en nu krijgen we te zien wat de gespecialiseerde Zen 4-families zouden bieden.
AMD EPYC 9004 CPU-familiespecificaties en SKU’s Leak Out, EPYC Genoa-X Met Zen 4 3D V-Cache & Bergamo Met Zen 4C-kernen
De AMD Zen 4-reeks wordt opgesplitst in drie families, de standaard Zen 4 voor EPYC Genua, de Compute Density-Optimized Zen 4C voor EPYC Bergamo , en de voor cache geoptimaliseerde Zen 4 V-Cache binnen de EPYC Genoa-X-serie. Bovendien zal de line-up een kostengeoptimaliseerd en instapmodel serveraanbod bevatten dat bekend staat als EPYC Siena, met dezelfde Zen 4-kernen, maar op een geheel nieuw platform dat bekend staat als SP6, dat zich opnieuw zal richten op het optimaliseren van TCO in vergelijking met SP5. De line-up zal worden gebrandmerkt onder de EPYC 8004-familie.
Wat het lek betreft, YuuKi_AnS was de eerste die de specificaties van AMD’s volledige EPYC 9004 Genua-reeks lekte en nu heeft hij de Zen 4C-aangedreven EPYC Bergamo & Zen 4 V-Cache-aangedreven EPYC Genoa-X-chips ook. Beginnend met de EPYC Bergamo-onderdelen, heeft de leaker twee chips opgesomd, de EPYC 9734 en de EPYC 9754. De chips bieden respectievelijk 112/224 en 128/256 cores en beide hebben een totaal van 256 MB cache (L3). De CPU-kloksnelheden liggen tussen 2,0-2,15 GHz, terwijl de TDP’s zijn beoordeeld op 340 W voor de 112 Core en 360 W voor de 128 core SKU. Elke CPU zal 12 Zen 4C CCD’s bevatten en elke CCD zou 16 cores bevatten. De CPU’s worden geleverd met 256 MB cache of 32 MB L3-cache per CCD.
Overgaand op de AMD EPYC Genoa-X SKU’s, heeft de leaker vier CPU-modellen opgesomd. Bovenaan hebben we de EPYC 9684X met 96 cores en 192 threads met een TDP van 400W, een EPYC 9384X met 32 cores en 64 threads met een vermogen van 320W, de EPYC 9284X met 24 cores en 48 threads met 320W, en ten slotte hebben we de EPYC 9148X met 16 cores en 32 threads, ook gewaardeerd op 320W.
De L3-cacheconfiguraties voor deze vier varianten zullen 1152 MB zijn voor de 96 core, 384 MB voor de 32 core, 256 MB voor de 24 core en 192 MB voor de 16 core varianten. De kloksnelheidsgegevens zijn niet beschikbaar voor de Genoa-X-onderdelen, maar de leaker heeft de productpositionering voor elke SKU vermeld, waardoor het voor ons gemakkelijker wordt om de kernmarkt voor elke chip te begrijpen.
AMD EPYC Genoa-X”Zen 4 3D V-Cache”& Bergamo”Zen 4C”CPU-familie lek (Credits: YuuKi_AnS):
AMD EPYC Bergamo CPU’s-4nm Zen 4 & tot 128 kernen
De EPYC Bergamo-chips zullen maximaal 128 kernen bevatten en zullen gericht zijn op de door HBM aangedreven Xeon-chips samen met serverproducten van Apple en Google met een hoger aantal kernen (ARM-architectuur). Zowel Genoa als Bergamo zullen dezelfde SP5-socket gebruiken en het belangrijkste verschil is dat Genua is geoptimaliseerd voor hogere kloksnelheden, terwijl Bergamo is geoptimaliseerd voor workloads met een hogere doorvoer.
AMD EPYC Genoa-X CPU’s-5nm Zen 4 & Tot 1.152 GB L3-cache
De Genoa-X CPU’s zullen naar verwachting eind Q3/begin Q1 2023 in productie gaan en zullen medio 2023 worden gelanceerd. Ze zullen een vergelijkbare ontwerpmethodologie hebben als de Milaan-X-chips met 3D V-Cache als’Large L3’is een opvallend kenmerk van de line-up. Terwijl Milan-X tot 768 MB L3-cache heeft, zullen Genoa-X CPU’s meer dan 1 GB L3-cache bevatten, terwijl ze dezelfde 96 cores gebruiken op basis van het Zen 4-ontwerp. Dus in totaal zal SP5 eindigen met drie EPYC-families.
De standaard Zen 4-reeks zal tot 12 CCD’s, 96 cores en 192 threads bevatten. Elke CCD wordt geleverd met 32 MB L3-cache en 1 MB L2-cache per core. De EPYC 9004 CPU’s zullen de nieuwste instructies bevatten, zoals BFLOAT16, VNNU, AVX-512 (256b datapad), adresseerbaar geheugen van 57b/52b en een bijgewerkte IOD met een interne AMD Gen3 Infinity Fabric-architectuur met hogere bandbreedte (die-to-die interconnect).
Het platform zal ondersteuning bieden voor 12 DDR5-kanalen met tot 4800 Mbps DIMM-ondersteuning en inclusief opties voor 2,4,6,8,10,12 interleaving. Zowel RDIMM als 3DS RDIMM worden ondersteund met 2 DIMM’s per kanaal voor maximaal 6 TB/capaciteit per socket (met 256 GB 3DS RDIMM’s). Er zullen 160 gen 5-lanes beschikbaar zijn op het 2P-platform, 12 PCIe Gen 3-lanes (8-lanes op 1P), 32 SATA-lanes, 64 IO-lanes die CXL 1.1+ ondersteunen met bifurcaties tot x4 en SDCI (Smart Data Cache Injection).
‘AMD’s EPYC 9000″Genoa”CPU-reeks voor servers zal een enorme verbetering van de prestaties bieden. We hebben al een gedeeltelijke 128-core/256-threadconfiguratie gezien die alle serverchips van de huidige generatie verslaat, dus een 192-core en 384-thread dual-socket-configuratie zal zeker enkele wereldrecords verbrijzelen. De AMD EPYC 9000 Genua CPU-reeks zal naar verwachting in de komende maanden de servers binnenkomen.