« persbericht »
JEDEC publiceert update voor DDR5 SDRAM Standaard gebruikt in krachtige computertoepassingen
ARLINGTON, Va., VS – 26 OKTOBER 2021 – JEDEC Solid State Technology Association, de wereldleider in de ontwikkeling van standaarden voor de micro-elektronica-industrie, heeft vandaag de publicatie aangekondigd van de JESD79-5A DDR5 SDRAM-standaard. Deze update van de JEDEC DDR5 SDRAM-standaard bevat functies die zijn ontworpen om de betrouwbaarheid en prestaties te verbeteren in een breed scala aan toepassingen met clientsystemen en krachtige servers. JESD79-5A kan nu worden gedownload van de JEDEC-website.
Toegevoegde functies die zijn ontworpen om te voldoen aan de vraag van de industrie naar verbeterde systeembetrouwbaarheid, zijn onder meer ondersteuning voor begrensde foutcorrectie, Soft Post-Package Repair (sPPR) ongedaan maken en vergrendelen, in het geheugen ingebouwde zelftest na pakketreparatie (MBIST en mPPR), adaptieve RFM en een MR4-extensie.
JESD79-5A breidt de timingdefinitie uit en overdrachtssnelheid van DDR5 tot 6400 MT/s voor DRAM core timings en 5600 MT/s voor IO AC timings om de industrie in staat te stellen een ecosysteem op te bouwen tot 5600 MT/s. De nomenclatuur voor de belangrijkste timingparameters en hun respectievelijke definities is vernieuwd om nauw af te stemmen op de komende JEDEC JESD400-5 DDR5 Serial Presence Detect (SPD) Contents V1.0-standaard.
“Het feit dat deze update naar DDR5 wordt zo snel na de eerste lancering van DDR5 in juli 2020 gepubliceerd, onderstreept JEDEC’s voortdurende streven naar voortdurende verbetering en vertegenwoordigt een collectieve inspanning van alle betrokken aangesloten bedrijven om de industrie beter van dienst te zijn”, aldus Mian Quddus, JEDEC-voorzitter.
Industrieondersteuning
“AMD is trots op onze voortdurende samenwerking met JEDEC, waarmee we de high-performance computing-industrie vooruit helpen met krachtige verbeteringen aan DDR5 Kenmerken. Met de nieuwe JESD79-5A DDR5-standaard biedt JEDEC het meest geavanceerde geheugen voor hoge prestaties en betrouwbaarheid en zet het onze gezamenlijke inzet voort om de best mogelijke ervaringen voor eindgebruikers mogelijk te maken.”
zei Joe Macri , Chief Technology Officer, Compute and Graphics Business Unit, AMD.
“Intel zet zich in voor geavanceerde technologische innovaties die de industrie en onze klanten enorm ten goede zullen komen. DDR5 vertegenwoordigt de volgende vooruitgang in de reguliere geheugentechnologie die in toekomstige client-en serverplatforms zal worden gebruikt. Door samen te werken met onze ecosysteempartners en standaardassociaties zoals JEDEC, kunnen eindklanten de acceptatie van nieuwe technologieën versnellen en baanbrekende computerprestaties bereiken.”
zei Carolyn Duran, VP – Data Platforms Group, GM – Memory en IO Technologies bij Intel.
“Nauwe samenwerking is vereist om de betrouwbaarheid op systeemniveau en opschaalprestaties te leveren die datacentrische workloads van DDR5 eisen. Micron is er trots op samen te werken met JEDEC en een breed ecosysteem om geheugenstandaarden te verbeteren die klanten in staat stellen hun gegevens sneller om te zetten in inzichten.”
zei Frank Ross, hoofdarchitect bij Micron.
“Samsung is er trots op te zien dat DDR5-geheugen nieuwe hoogten zal bereiken in operationele efficiëntie en zelfcorrigerende mogelijkheden, iets waar wij en andere marktleiders de afgelopen 14 maanden hard aan hebben gewerkt om te standaardiseren. Met deze verbeteringen legt de industrie een extreem stevige basis voor een van de meest ambitieuze geheugenupgrades ooit-een vooruitgang die vooral belangrijk is voor grote serversystemen”, voegde hij eraan toe.
zei Young-Soo Sohn, vice-president van de DRAM Memory Planning/Enabling Group bij Samsung Electronics.
“Omdat nieuwe betrouwbaarheidsfuncties nu onderdeel zijn geworden van de DDR5-standaard, is SK hynix verheugd een robuustere geheugenoplossing voor onze klanten. Bovendien zal het kunnen leveren van hogere apparaatsnelheden de algehele systeemprestaties naar een hoger niveau tillen. SK hynix levert sinds 2019 DDR5 DIMM-samples aan de industrie om klaar te zijn voor ecosystemen, en zal actief blijven deelnemen aan toekomstige JEDEC-activiteiten voor voortdurende open innovatie en het mogelijk maken van ecosystemen,”
zei Uksong Kang , Hoofd DRAM Product and Planning bij SK hynix.
« einde van het persbericht »