การออกแบบชิปโดยใช้แกน x86 และ Xe สำหรับเวิร์คโหลดซูเปอร์คอมพิวเตอร์ วันนี้ ที่ ISC 2022 Intel กำลังเปิดเผยข้อมูลและการกำหนดค่าเพิ่มเติมที่เราคาดหวังได้จาก Falcon Shores
Intel เปิดเผยการกำหนดค่า Falcon Shores XPU, ไทล์หลายรายการด้วย x86 CPU และ Xe GPU Cores
Intel Falcon Shores XPU เป็นกลุ่มชิปใหม่ล่าสุดที่ใช้แพลตฟอร์ม Xeon ของบริษัท สถาปัตยกรรม XPU ไม่ใช่การผสมผสานระหว่าง CPU และ GPU ที่เรียบง่าย แต่มีเทคโนโลยีใหม่เอี่ยมหลายตัวที่ผสานรวมเข้าด้วยกัน ซึ่งจะทำให้โดดเด่นจากส่วนอื่นๆ ของชิป XPU อาจดูเหมือน Exascale APU ที่ AMD ใช้งานมาระยะหนึ่งแล้ว และคาดว่าจะเปิดตัวในปีหน้าด้วยโซลูชัน Instinct MI300 ซึ่งจะรวมชิปเพล็ต Zen และ CDNA เข้าด้วยกัน
Intel เปิดตัว Rialto Bridge: ตัวต่อจาก AI รุ่นต่อไปของ Ponte Vecchio Xe-HPC GPU ที่มีมากถึง 160 Xe Cores, มากกว่า 20,000 ALUs, OAM 2.0, การสุ่มตัวอย่างในปี 2023
มองไปข้างหน้า Falcon Shores คือรายต่อไป นวัตกรรมสถาปัตยกรรมหลักในแผนงานของเรา โดยนำสถาปัตยกรรม x86 CPU และ Xe GPU มารวมกันเป็นซ็อกเก็ตเดียว สถาปัตยกรรมนี้ตั้งเป้าหมายไว้ในปี 2024 และคาดว่าจะให้ประโยชน์มากกว่า 5x ประสิทธิภาพต่อวัตต์, ความหนาแน่นในการประมวลผล 5x, ความจุหน่วยความจำ 5x และการปรับปรุงแบนด์วิดท์
Intel กำหนดให้ Falcon Shores XPU เป็น’สถาปัตยกรรมใหม่ที่ยืดหยุ่นและปรับขนาดได้บนไทล์’เราจะเห็นได้ว่าชิ้นส่วนต่างๆ จะเป็นส่วนประกอบพื้นฐานของชิปยุคหน้าของ Intel ไม่ว่าจะเป็น CPU, GPU หรือ XPU Intel ได้แสดงการกำหนดค่า 3 รายการ (เพื่อเป็นตัวอย่างเท่านั้น) โซลูชัน x86 Tiled แบบเต็ม โซลูชัน Xe GPU Tiled และอีกตัวหนึ่งที่ใช้ทั้งแกน x86 CPU และ Xe GPU
การกำหนดค่าทั้งสามนั้นมีความน่าสนใจในแง่ของตัวเอง แต่สิ่งที่พบเห็นได้ทั่วไปในบรรดาการออกแบบทั้งสี่คือพวกมันมีกระเบื้องอย่างน้อยสี่แผ่น นั่นคือเลย์เอาต์ไทล์เดียวกันกับซีพียู Intel Sapphire Rapids Xeon ไม่มีทางแก้ไขกับ HBM ที่กล่าวถึงในขณะนี้ แต่อาจมาในภายหลัง สำหรับสิ่งที่ Falcon Shores XPU นำเสนอนั้น ฟีเจอร์ที่ไฮไลต์บางส่วน ได้แก่:
อัตราส่วนการออกแบบไทล์ x86-ti-Xe ที่ยืดหยุ่นได้ กระบวนการยุค Angstrom แบนด์วิดท์สูงสุด หน่วยความจำที่แชร์แบบง่าย โมเดล Next-Gen ขั้นสูงบรรจุภัณฑ์ขั้นสูงในอุตสาหกรรม/O
Intel’s Sapphire Rapids HBM’Xeon Scalable’CPUs พร้อมหน่วยความจำ 64 GB HBM2e ให้ประสิทธิภาพเพิ่มขึ้นถึง 3 เท่าเมื่อเทียบกับ Ice Lake Xeons
โดยพิจารณาว่า Intel ได้กล่าวถึง’โหนดกระบวนการของ Angstrom’Era สำหรับ Falcon Shores XPUs เราสามารถคาดหวังได้ว่าจะใช้โหนด 20A หรือ 18A ตามแผนงาน XPU คาดว่าจะเปิดตัวประมาณปี 2567-2568 นอกจากนี้ พวกเขาจะแชร์แบนด์วิธสุดขีดผ่านอินเทอร์เฟซหน่วยความจำที่คาดว่าจะเป็นไปตามมาตรฐาน HBM หรือโซลูชันแคชแบบรวม Intel ยังระบุถึงการใช้เทคโนโลยีบรรจุภัณฑ์ขั้นสูงยุคหน้าเพื่อออกแบบ XPU ใหม่ ซึ่งหมายความว่าชิปเหล่านี้จะมีความซับซ้อนในการออกแบบมากกว่าชิปเสาหินมาตรฐานอย่างแน่นอน เรากำลังพูดถึงการใช้งานจริงของเทคโนโลยี EMIB & Foveros เจเนอเรชันถัดไปด้วย
สุดท้ายนี้ Intel ได้แชร์ข้อดีด้านประสิทธิภาพเบื้องต้นของการออกแบบ Falcon Shores XPU ซึ่งจะนำเสนอ:
>ประสิทธิภาพ 5x/การปรับปรุงวัตต์ >ความหนาแน่นการประมวลผล 5x ในซ็อกเก็ต x86 >ความจุหน่วยความจำและแบนด์วิดท์ 5x
*เป้าหมายประสิทธิภาพขึ้นอยู่กับการประมาณการที่สัมพันธ์กับแพลตฟอร์มปัจจุบันในเดือนกุมภาพันธ์ 2022
ทั้ง Intel Falcon Shores แพลตฟอร์ม XPU จะได้รับการปรับแต่งโดยใช้ชุดซอฟต์แวร์ oneAPI ซึ่งเป็นโซลูชันโอเพนซอร์ซสำหรับการตรวจสอบและการจัดการชิปคลาส Data Center ในเครื่องและจากระยะไกล ครอบครัว Falcon Shores ยังอยู่ในช่วงเริ่มต้นของการพัฒนา ดังนั้นคาดว่า Intel จะเปิดเผยรายละเอียดเพิ่มเติมในช่วงกิจกรรมที่จะเกิดขึ้น