Intel Meteor Lake com cache L4

A patente confirma o uso do cache”Adamantine”para o Meteor Lake.

Acontece que a Intel já havia registrado uma patente que pode explicar o uso desse cache. De acordo com a patente de dezembro de 2020, a’arquitetura SoC de próxima geração’, também conhecida como Meteor Lake, apresentará’caches no pacote’. Em outras palavras, o cache Adamantino faria parte do bloco base que poderia ser acessado por qualquer um dos blocos de construção do SoC de próxima geração.

Meteor Lake, Fonte: Intel

O Meteor Lake adotará totalmente a arquitetura híbrida combinando cinco blocos diferentes: CPU, SoC, GPU, I/O e bloco de base. O cache Adamantino ofereceria um tempo de acesso muito mais rápido do que qualquer cache típico como o L3, que normalmente faz parte do bloco da CPU.

Conforme explicado pela Intel, o principal objetivo do cache L4 é melhorar a otimização da inicialização e aumentar segurança em torno da CPU do host. Além disso, o cache L4 preservaria o cache na redefinição, levando a tempos de carregamento aprimorados que, de outra forma, teriam que passar por todos os ciclos de inicialização/reinicialização.

Arquiteturas SoC de cliente de próxima geração podem apresentar grandes caches de pacotes, que permitirão novos usos. O tempo de acesso para o cache L4 (por exemplo, “Adamantine” ou “ADM”) pode ser muito menor do que o tempo de acesso DRAM, que é usado para melhorar as comunicações da CPU do host e do controlador de segurança. As modalidades ajudam a proteger as inovações na otimização de inicialização. O valor é agregado para silício de ponta com maior memória pré-inicializada na redefinição, levando potencialmente a um aumento de receita. Ter memória disponível na redefinição também ajuda a anular as suposições do BIOS herdado e criar uma solução de BIOS mais rápida e eficiente com um estágio de firmware reduzido (por exemplo, estágio de redefinição pré-CPU, estágio IBBL e estágio IBB) para casos de uso de dispositivos modernos como Automotive IVI (em-infoentretenimento do veículo, por exemplo, ligue a câmera de visão traseira em 2 segundos), robôs domésticos e industriais, etc. Assim, novos segmentos de mercado podem estar disponíveis.

A patente está anexada a um bloco diagrama confirmando claramente que estamos olhando para um Meteor Lake com 2 núcleos RWC (Redwood Cove) e 8 CMT (Crestmont). Curiosamente, o bloco SOC também apresenta dois núcleos CMT, que já foram mencionados pelos primeiros vazamentos. Este design específico também teria gráficos Gen 12.7 Xe com 64 EUs.

Meteor Lake, Source: Intel

O cache Adamantino também foi mencionado pela Lei de Moore está morto em seu último vídeo, que afirma que o cache pode se expandir para’gigabytes’, mas é atualmente testado com tamanhos de 128 MB a 512 MB.

Oficialmente, o Intel Meteor Lake deve ser lançado no segundo semestre de 2023. No entanto, a empresa não confirmou qual série do Meteor Lake seria introduzida primeiro.

Fonte: Patente Intel

Categories: IT Info