Intel đã chính thức công bố thế hệ kế nhiệm tiếp theo cho hàng đầu của mình GPU Xe, Ponte Vecchio, được gọi là Cầu Rialto. Chip đồ họa mới được thiết kế cho thế hệ tiếp theo của phân khúc trung tâm dữ liệu AI & HPC, nhắm đến các bộ xử lý CUDA của AMD & CDNA của NVIDIA. Tăng số lỗi, nhắm mục tiêu GPU của Trung tâm dữ liệu AMD & NVIDIA
GPU Intel Rialto Bridge có thể được coi là phiên bản nâng cấp của Ponte Vecchio với nhiều lõi hơn, nhiều lỗi hơn, nhiều băng thông hơn và nhiều GT/s hơn. Intel không tiết lộ nhiều chi tiết nhưng tuyên bố Rialto Bridge sẽ có tới 160 lõi Xe. Chúng tôi vẫn chưa biết liệu đây có phải là các lõi giống như GPU Ponte Vecchio hiện tại hay dựa trên một kiến trúc hoàn toàn mới nhưng có vẻ như cấu trúc sau có thể đúng.
Intel Falcon Shores XPU To Push High-Tính toán hiệu năng đến mức cực đoan với cấu hình CPU & GPU Xe đa tầng x86, nhắm mục tiêu trên hiệu suất 5x trên mỗi Watt
Hôm nay, chúng tôi sẽ công bố người kế nhiệm cho GPU trung tâm dữ liệu mạnh mẽ này, có tên mã là Rialto Bridge. Bằng cách phát triển kiến trúc Ponte Vecchio và kết hợp các ô nâng cao với công nghệ nút quy trình tiếp theo, Cầu Rialto sẽ cung cấp mật độ, hiệu suất & hiệu quả tăng lên đáng kể, đồng thời cung cấp tính nhất quán của phần mềm.
Cầu Rialto của Intel được đặt tên là sau cây cầu cùng tên, cây cầu lâu đời nhất trong số 4 cây cầu bắc qua kênh đào Grand Canal ở Venice, Ý. Trường hợp của Ponte Vecchio cũng vậy và có vẻ như thế hệ tiếp theo sau Rialto cũng sẽ được đặt tên theo một cây cầu mang tính biểu tượng. Theo Intel, GPU Rialto Bridge của hãng sẽ cung cấp sức mạnh cho thế hệ tiếp theo của giải pháp Trung tâm dữ liệu AI & HPC đồng thời hướng đến các bộ tăng tốc AMD CDNA & NVIDIA CUDA.
Về mặt thông số kỹ thuật, chúng tôi chỉ biết rằng GPU Rialto Bridge sẽ chứa tới 160 lõi Xe trong hệ số dạng OAM v2 hoàn toàn mới của nó. Nhưng bên cạnh việc tiết lộ thông số kỹ thuật, Intel cũng cho chúng ta cái nhìn đầu tiên về bản thân con chip và có một số điều chúng ta có thể mổ xẻ. Thay đổi lớn nhất đối với GPU là trong cách bố trí khuôn GPU của nó. Trong khi Ponte Vecchio có 16 lõi Xe-HPC, mỗi lõi có 8 lõi Xe với tổng số 128 lõi hoặc 16.384 ALU, GPU Rialto Bridge đi kèm với 8 lõi 16 Xe-HPC. Vì vậy, đó phải là 20 lõi Xe trên mỗi khuôn trong tổng số 160 lõi Xe trên 8 khuôn. Điều đó làm tròn 20.480 ALU, tăng 25% so với người tiền nhiệm của nó.
Phần còn lại của cấu trúc GPU Rialto Bridge khá giống với GPU Ponte Vecchio với hai ô Xe Link, tám ô HBM (HBM3) với bốn ngăn xếp HBM được gắn với mỗi ô tính toán (4 ô tô HPC), Ngoài ra còn có các chất làm cứng khuôn thụ động nằm xung quanh ô tô tính toán trong khi ô Xe Link & HBM3 được kết nối với ô tô tính toán bằng cách sử dụng Ngói EMIB. Kết nối chip Foveros được sử dụng bởi Compute Tile để giao tiếp với phần còn lại của Xe chết. Chúng tôi chưa biết biến thể thực tế của từng ô nhưng nó phải dựa trên thiết kế Foveros Omni (Thế hệ thứ 3) mới. Ngoài ra, có vẻ như ô Rambo Cache bị thiếu nhưng rất có thể do kích thước khuôn của mỗi ô Tính toán tăng lên, bộ nhớ cache hiện được làm nổi bật trên ô Tính toán thay vì để nó tách biệt trên ô riêng.
CPU’Xeon có thể mở rộng’Sapphire Rapids của Intel với bộ nhớ HBM2e 64 GB Tăng hiệu suất lên gấp 3 lần so với Xeons Ice Lake
Về hiệu suất, Intel không tiết lộ bất kỳ con số rõ ràng nào và chỉ tuyên bố rằng chúng ta nên mong đợi nhiều FLOP, GT/s và băng thông tăng lên. Băng thông tăng lên sẽ đến từ các khuôn bộ nhớ HBM3 được nâng cấp. Các GPU Ponte Vecchio đã được trang bị dung lượng VRAM lên đến 128 GB, đó là những gì chúng ta cũng thấy trên GPU Rialto Bridge nhưng Intel có thể xếp nó lên cao hơn nữa.
Sau đây là Intel Rialto đầy đủ Cấu hình cầu nối mà chúng ta có thể mổ xẻ tại thời điểm hiện tại:
8 Xe HPC (bên trong/bên ngoài) 2 Xe Base (bên trong) 11 EMIB (bên trong) 2 Xe Link (bên ngoài) 8 HBM (bên ngoài)
Intel hasn’chưa đưa ra bất kỳ thời gian phát hành hoặc chi tiết nào liên quan đến nút quy trình cho GPU Rialto Bridge nhưng có khả năng chúng ta sẽ nghe nhiều hơn về nó vào giữa năm 2023 khi nó sẽ được lấy mẫu cho những khách hàng đầu tiên và ra mắt vào cuối năm 2023 hoặc 1H của năm 2024.